国产AV88|国产乱妇无码在线观看|国产影院精品在线观看十分钟福利|免费看橹橹网站

防靜電/防干擾尋線儀LCD段碼驅(qū)動(dòng)芯片 VK1C21A/B/C/D/DA/E/EA顯示效果好,靜電耐壓高等優(yōu)良特性

發(fā)布時(shí)間:2024-4-11 | 雜志分類:其他
免費(fèi)制作
更多內(nèi)容

防靜電/防干擾尋線儀LCD段碼驅(qū)動(dòng)芯片 VK1C21A/B/C/D/DA/E/EA顯示效果好,靜電耐壓高等優(yōu)良特性

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.comFebruary 2022 Rev. 1.1 1/23特點(diǎn)? 工作電壓 2.4-5.2V? 內(nèi)置256 kHz RC振蕩器(上電默認(rèn))? 可外接32.768kHz晶體振蕩器(OSCO,OSCI)? 可外接時(shí)鐘源(OSCI)? 偏置電壓(BIAS)可配置為1/2、1/3? COM周期(DUTY)可配置為1/2、1/3、1/4? 內(nèi)置顯示RAM為32x4位? 幀頻為80Hz? 蜂鳴器頻率可配置為2kHz、4kHz? 省電模式(通過關(guān)顯示和關(guān)振蕩器進(jìn)入)? 時(shí)基和看門狗共用1個(gè)時(shí)鐘源,可配置8種頻率? 時(shí)基或看門狗溢出信號(hào)輸出腳為/IRQ腳 (開漏) www.szvinka.comVK1C21A32×4 LCD顯示驅(qū)動(dòng)芯片? 3/4線串行接口? 軟件配置LCD顯示參數(shù)? 寫命令和讀寫數(shù)據(jù)2種命令格式? 讀寫顯示數(shù)據(jù)地址自動(dòng)加1? 3種顯示數(shù)據(jù)的訪問方式? 高抗干擾? VLCD腳提供LCD驅(qū)動(dòng)電壓(<VDD)? 封裝SSOP48(300mil)(15.9mm x ... [收起]
[展開]
防靜電/防干擾尋線儀LCD段碼驅(qū)動(dòng)芯片 VK1C21A/B/C/D/DA/E/EA顯示效果好,靜電耐壓高等優(yōu)良特性
粉絲: {{bookData.followerCount}}
文本內(nèi)容
第1頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1 1/23

特點(diǎn)

? 工作電壓 2.4-5.2V

? 內(nèi)置256 kHz RC振蕩器(上電默認(rèn))

? 可外接32.768kHz晶體振蕩器(OSCO,OSCI)

? 可外接時(shí)鐘源(OSCI)

? 偏置電壓(BIAS)可配置為1/2、1/3

? COM周期(DUTY)可配置為1/2、1/3、1/4

? 內(nèi)置顯示RAM為32x4位

? 幀頻為80Hz

? 蜂鳴器頻率可配置為2kHz、4kHz

? 省電模式(通過關(guān)顯示和關(guān)振蕩器進(jìn)入)

? 時(shí)基和看門狗共用1個(gè)時(shí)鐘源,可配置8種頻率

? 時(shí)基或看門狗溢出信號(hào)輸出腳為/IRQ腳 (開漏)

www.szvinka.com

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

? 3/4線串行接口

? 軟件配置LCD顯示參數(shù)

? 寫命令和讀寫數(shù)據(jù)2種命令格式

? 讀寫顯示數(shù)據(jù)地址自動(dòng)加1

? 3種顯示數(shù)據(jù)的訪問方式

? 高抗干擾

? VLCD腳提供LCD驅(qū)動(dòng)電壓(<VDD)

? 封裝

SSOP48(300mil)(15.9mm x 7.5mm PP=0.635mm)

DICE

COG

第2頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

VK1C21A是一個(gè)點(diǎn)陣式存儲(chǔ)映射的LCD驅(qū)動(dòng)器,可支持最大128點(diǎn)(32SEGx4COM)

的LCD屏,也支持2COM和3COM的LCD屏。單片機(jī)可通過3/4個(gè)通信腳配置顯示參數(shù)和發(fā)

送顯示數(shù)據(jù),也可通過指令進(jìn)入省電模式。具備高抗干擾,顯示效果好,靜電耐壓高等優(yōu)

良特性,可替代市面上大部分LCD驅(qū)動(dòng)芯片。

February 2022 Rev. 1.1

1 概述

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

2/23

www.szvinka.com

第3頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

2 COB資料

2.1 COB PAD圖

芯片面積:1045×1110um2 (含劃片槽70umX70um)襯底電位:GND

PAD 大?。?0×50 um,間距:66 um,鋁墊厚度:1um

說明:VLCD<VDD

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

3/23

www.szvinka.com

1/

第4頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

2.2 COB PAD坐標(biāo)

3 SEG2 193.3 933.4 27 SEG26 787.3 96.6

4 SEG3 259.3 933.4 28 SEG28 721.3 96.6

5 SEG4 325.3 933.4 29 SEG27 655.3 96.6

6 391.3 933.4 30 SEG28 589.3 96.6

7 457.3 933.4 31 SEG29 523.3 96.6

8 SEG7 523.3 933.4 32 SEG30 457.3 96.6

9 SEG8 589.3 933.4 33 SEG31 391.3 96.6

10 SEG9 655.3 933.4 34 COM3 325.3 96.6

11 SEG10 721.3 933.4 35 COM2 259.3 96.6

12 SEG11 787.3 933.4 36 COM1 193.3 96.6

13 SEG12 868.4 967.5 37 COM0 127.3 96.6

14 SEG13 868.4 901.5 38 BZB 61.3 96.6

15 SEG14 868.4 835.5 39 BZ 96.6 178

16 SEG15 868.4 769.5 40 IRQ 96.6 244

17 SEG16 868.4 703.5 41 VDD 96.6 317

18 SEG17 868.4 637.5 42 VLCD 96.6 390

19 SEG18 868.4 571.5 43 OSCI 96.6 456

20 SEG19 868.4 505.5 44 OSCO 96.6 522

21 SEG20 868.4 439.5 45 GND 96.6 588

22 868.4 373.5 46 DATA 96.6 654

23 SEG22 868.4 307.5 47 WRB 96.6 720

24 SEG23 868.4 241.5 48 RDB 96.6 786

序號(hào) 名稱 X 坐標(biāo) Y 坐標(biāo) 序號(hào) 名稱 X 坐標(biāo) Y 坐標(biāo)

1 SEG0 61.3 933.4 25 SEG24 868.4 175.5

2 SEG1 127.3 933.4 26 SEG25 868.4 109.5

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

4/23

www.szvinka.com

SEG5

SEG6

SEG19

SEG21

49 CSB 96.6 852 *PAD 尺寸 50X50um2

第5頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

1

2

3

4

5

6

7

8

9

10

11

12

13

14

15

16

17

18

19

20

21

22

23

24

SEG7

SEG6

SEG5

SEG4

SEG3

SEG2

SEG1

SEG0

/CS

/RD

/WR

DATA

VSS

OSCO

OSCI

VLCD

VDD

/IRQ

BZ

/BZ

COM0

COM1

COM2

COM3

SSOP48

TOP VIEW

SEG8

SEG9

SEG10

SEG11

SEG12

SEG13

SEG14

SEG15

SEG16

SEG17

SEG18

SEG19

SEG20

SEG21

SEG22

SEG23

SEG24

SEG25

SEG26

SEG27

SEG28

SEG29

SEG30

SEG31

48

47

46

45

44

43

42

41

40

39

38

37

36

35

34

33

32

31

30

29

28

27

26

25

February 2022 Rev. 1.1

3 管腳定義

3.1 VK1C21A SSOP48管腳圖

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

5/23

www.szvinka.com

第6頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

3.2 VK1C21A SSOP48管腳列表

February 2022 Rev. 1.1

腳位

1-8 輸出 LCD段輸出

輸入/輸出

SEG7-SEG0

管腳名稱 功能描述

9 /CS 輸入 片選信號(hào)內(nèi)置上拉電阻,高電平禁止,低電平使能。

10 /RD 輸入 讀信號(hào)內(nèi)置上拉電阻,信號(hào)下降沿讀數(shù)據(jù)到DATA腳。

11 /WR 輸入 寫信號(hào)內(nèi)置上拉電阻,信號(hào)上升沿鎖存數(shù)據(jù)到顯示RAM。

12 DATA 輸入/輸出 雙向數(shù)據(jù)腳內(nèi)置上拉電阻

13 VSS 電源負(fù) 電源地

14 OSCO 輸出 使用外部晶振時(shí),OSCI和OSCO腳連接到外部晶振腳。

15 OSCI 輸入 使用內(nèi)部RC振蕩器時(shí),OSCI和OSCO腳懸空。

16 VLCD 輸入 LCD驅(qū)動(dòng)電壓

17 VDD 電源正 電源正

18 /IRQ 輸出 時(shí)基或看門狗溢出輸出腳,NMOS開漏輸出。

19 輸出

2kHz/4kHz差動(dòng)輸出信號(hào),驅(qū)動(dòng)蜂鳴器,功能禁止時(shí)BZ和/BZ保持低電平。

BZ

20 /BZ 輸出

21-24 COM0-COM3 輸出 LCD位輸出

25-48 SEG31-SEG8 輸出 LCD段輸出

使用外部時(shí)鐘源時(shí),OSCI連接到外部時(shí)鐘源,OSCO懸空。

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

6/23

www.szvinka.com

第7頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

4 功能說明

4.1 功能框圖

OSCO

OSCI

/CS

/RD

/WR

DATA

VDD

VSS

BZ

/BZ

控制和時(shí)序電路

頻率發(fā)生器 看門狗時(shí)序和

時(shí)序基準(zhǔn)發(fā)生器

LCD 驅(qū)動(dòng)電路/

偏置電壓產(chǎn)生電路

顯示RAM

COM0

COM3

SEG0

SEG31

VLCD

/IRQ

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

7/23

www.szvinka.com

第8頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

靜態(tài)顯示存儲(chǔ)器(RAM)結(jié)構(gòu)為32×4 位,存儲(chǔ)所顯示的數(shù)據(jù)。RAM 的內(nèi)容直接

映射成LCD驅(qū)動(dòng)器的顯示內(nèi)容。通過讀、寫和讀-改-寫的三種命令形式把數(shù)據(jù)存儲(chǔ)到

RAM中。

RAM中的內(nèi)容映射至LCD的過程如下表所示:

February 2022 Rev. 1.1

COM3 COM2 COM1 COM0

SEG0 0

地址6 位

(A5┈A0)

SEG1 1

SEG2 2

SEG3 3

┊ ┊

SEG31 31

D3 D2 D1 D0 Data\\Addr

4.2 顯示RAM-存儲(chǔ)結(jié)構(gòu)

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

8/23

www.szvinka.com

第9頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

系統(tǒng)振蕩的設(shè)置如下圖所示:

February 2022 Rev. 1.1

晶振

32.768kHz

外部時(shí)鐘

RC振蕩

256kHz

1/8

OSCI

OSCO

System Clock

VK1C21A 的時(shí)鐘是用來產(chǎn)生時(shí)基/WDT的時(shí)鐘頻率、LCD 驅(qū)動(dòng)時(shí)鐘和蜂鳴頻率的。時(shí)

鐘來源可配置為內(nèi)部RC振蕩器(256kHz),32.768kHz 的外部晶振或外部時(shí)鐘(例如由

單片機(jī)IO產(chǎn)生的時(shí)鐘)。

當(dāng)執(zhí)行完SYS DIS命令后,系統(tǒng)時(shí)鐘停止并且LCD 偏置發(fā)生器也將停止工作,此時(shí)

LCD顯示消失,時(shí)基/WDT 功能也失效。此命令只適用于配置為片內(nèi) RC 振蕩或外部晶振的

時(shí)候,如果配置的是外部 256kHz 的時(shí)鐘,SYS DIS 命令無效既不能關(guān)閉系統(tǒng)時(shí)鐘也不能

進(jìn)入省電模式。

當(dāng)執(zhí)行LCD OFF命令后關(guān)閉LCD偏置電壓發(fā)生器,再執(zhí)行SYS DIS命令后,系統(tǒng)進(jìn)入省

電模式,可節(jié)省功耗。

系統(tǒng)上電工作時(shí),VK1C21A處于SYS DIS 狀態(tài)。

4.3 系統(tǒng)振蕩器

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

9/23

www.szvinka.com

第10頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

1

2

3

CLK

D Q

R

/4

CLR WDT

CLR Timer

TIMER EN/DIS

WDT EN/DIS

Time Bass

/256

WDT

VDD

/IRQ腳

IRQ EN/DIS

TIME/WDT

fsys/2n

n=0~7

System Clock

f=32kHz

IRQ輸出

時(shí)序基準(zhǔn)發(fā)生器是一個(gè) 8 級(jí)遞增計(jì)數(shù)器,可以精確的產(chǎn)生時(shí)基??撮T狗(WDT)是由

一個(gè) 時(shí)基發(fā)生器和一個(gè) 2 級(jí)計(jì)數(shù)器組成,它可以在主控制器或其它子系統(tǒng)處于異常狀態(tài)時(shí)

產(chǎn)生中斷。WDT計(jì)數(shù)溢出時(shí)產(chǎn)生一個(gè)溢出標(biāo)志,此標(biāo)志可以通過命令輸出到 /IRQ 腳(開漏輸

出)。時(shí)序基準(zhǔn)發(fā)生器和 WDT 時(shí)鐘的來源。時(shí)基和看門狗共用1個(gè)時(shí)鐘源,可配置8種頻率:

f WDT=fsys/2n (n=0~7)

式中fsys=32kHz為系統(tǒng)時(shí)鐘,由內(nèi)部RC振蕩器(256kHz),外部晶振32.768kHz 或外

部 時(shí)鐘源產(chǎn)生。

時(shí)基和看門狗共用1個(gè)時(shí)鐘源,WDT由CLR WDT命令清除,時(shí)基發(fā)生器可以被CLR

WDT或者CLR TIMER 命令清除。

WDT EN命令不僅使能了時(shí)基發(fā)生器同時(shí)也把WDT溢出標(biāo)志連接到IRQ輸出端,而

WDT DIS命令不影響時(shí)基發(fā)生器,僅斷開WDT溢出標(biāo)志和IRQ端;執(zhí)行TIMER EN 命令

后,WDT溢出標(biāo)志和IRQ輸出端斷開同時(shí)時(shí)基輸出連接到IRQ輸出端。

IRQ EN和IRQ DIS命令選擇IRQ輸出端連接到/IRQ輸出腳有效或者無效狀態(tài)。

時(shí)基和WDT設(shè)置如下圖:

4.4 時(shí)基和看門狗

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

10/23

www.szvinka.com

第11頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

VK1C21A內(nèi)置一個(gè)簡(jiǎn)單的2kHz/4kHz頻率的聲音發(fā)生器,可以在BZ和/BZ腳上輸出一

對(duì)驅(qū)動(dòng)信號(hào),用于產(chǎn)生一個(gè)單音。命令TONE 4k和TONE 2k可以用來選擇輸出聲音頻率為

2kHz還是4kHz。命令TONE ON和TONE OFF用來打開或關(guān)閉蜂鳴器輸出。BZ和/BZ腳是差

動(dòng)輸出腳,當(dāng)蜂鳴器禁止時(shí)BZ和/BZ腳輸出保持低電平。

February 2022 Rev. 1.1

4.5 蜂鳴器輸出

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

11/23

www.szvinka.com

第12頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

VK1C21A是一個(gè)最多支持128點(diǎn)(32SEGx4COM)的LCD驅(qū)動(dòng)器,它可以由軟件配置

成1/2、1/3偏置電壓(bias),也可以配置成1/2DUTY(2COM)、1/3DUTY(3COM)或

者1/4DUTY(4COM)。

VK1C21A有4個(gè)通信腳,如果僅用于顯示可以只用3個(gè)通信腳。

/CS 腳信號(hào)用來使能/禁止和主控制器之間的通信,/CS 高電平禁止并初始化內(nèi)部

時(shí)序,/CS低電平使能。

DATA腳是串行數(shù)據(jù)輸入/輸出腳,讀/寫數(shù)據(jù)或?qū)懭朊畋匦柰ㄟ^數(shù)據(jù)腳。

/RD 腳是 讀時(shí)鐘輸入,RAM 中的數(shù)據(jù)在 /RD 信號(hào)的下降沿被讀出到 DATA 腳上,

主控制器在 READ 信號(hào)上升沿和下一個(gè)下降沿之間讀出正確數(shù)據(jù)。

/WR腳是寫時(shí)鐘輸入腳,DATA 腳上的數(shù)據(jù)、地址或者命令在 /WR 信號(hào)上升沿被讀

到 VK1C21A。

/IRQ 腳作為時(shí)基輸出或 WDT 溢出標(biāo)志輸出腳(由 軟件配置),NMOS開漏輸出低電

平有效。

February 2022 Rev. 1.1

4.6 LCD驅(qū)動(dòng)

4.6.1 通信接口

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

12/23

www.szvinka.com

第13頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

VK1C21A可以通過軟件來操作,配置 VK1C21A參數(shù)和傳送LCD顯示數(shù)據(jù)的指令有兩

種模式,分別為命令模式和數(shù)據(jù)模式。命令模式ID是100,數(shù)據(jù)模式有3種,分別是讀數(shù)據(jù)

操作ID是110,寫數(shù)據(jù)操作ID是101,讀-改-寫數(shù)據(jù)操作ID也是101。

ID碼見下表:

操作 模式 ID

讀(RED) 數(shù)據(jù) 110

寫(WRITE) 數(shù)據(jù) 101

讀-改-寫(Read-Modify-Write) 數(shù)據(jù) 101

命令(COMMAND) 命令 100

February 2022 Rev. 1.1

4.6.2 命令格式

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

13/23

www.szvinka.com

第14頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

4.6.3.1 讀時(shí)序

February 2022 Rev. 1.1

命令時(shí)序?qū)?yīng)4個(gè)ID碼。

讀模式(命令代碼:110)

1 1 0 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3 1 1 0 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1 存儲(chǔ)地址2 數(shù)據(jù)2

/CS

/WR

/RD

DATA

4.6.3 命令/數(shù)據(jù)時(shí)序

讀模式(連續(xù)地址讀)

1 1 0 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1 數(shù)據(jù)2 數(shù)據(jù)3

/CS

/WR

/RD

DATA D0 D1 D2 D3 D0 D1 D2 D3 D0 D1 D2 D3 D0

數(shù)據(jù)4

說明:每讀完4bit數(shù)據(jù),地址自動(dòng)加1

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

14/23

www.szvinka.com

第15頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

4.6.3.2 寫時(shí)序

February 2022 Rev. 1.1

寫模式(命令代碼:101)

1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3 1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1 存儲(chǔ)地址2 數(shù)據(jù)2

/CS

/WR

DATA

寫模式(連續(xù)地址寫)

1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1

/CS

/WR

DATA

數(shù)據(jù)2 數(shù)據(jù)3

D0 D1 D2 D3 D0 D1 D2 D3 D0 D1 D2 D3 D0

數(shù)據(jù)4

說明:每寫完4bit數(shù)據(jù),地址自動(dòng)加1

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

15/23

www.szvinka.com

第16頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

4.6.3.3 讀-改-寫時(shí)序

February 2022 Rev. 1.1

讀改寫模式(命令代碼:101)

1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3 1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1 存儲(chǔ)地址2 數(shù)據(jù)2

/CS

/WR

DATA

/RD

D0 D1 D2 D3

數(shù)據(jù)1

讀改寫模式(連續(xù)地址存儲(chǔ))

1 0 1 A5 A4 A3 A2 A1 A0 D0 D1 D2 D3 D0 D1 D2 D3

存儲(chǔ)地址1 數(shù)據(jù)1 數(shù)據(jù)3

/CS

/WR

DATA

/RD

D0 D1 D2 D3

數(shù)據(jù)1

D0 D1 D2 D3

數(shù)據(jù)2

D0 D1 D2 D3

數(shù)據(jù)2

D0

說明:讀完4bit數(shù)據(jù)地址不變,寫4bit數(shù)據(jù)和前面讀4bit數(shù)據(jù)地址一樣。

說明:讀完4bit數(shù)據(jù)地址不變,接著寫完4bit數(shù)據(jù)后地址自動(dòng)加1。

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

16/23

www.szvinka.com

第17頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

4.6.3.4 命令時(shí)序

February 2022 Rev. 1.1

命令模式(命令代碼:100)

1 0 0 C8 C7 C6 C5 C4 C3 C2 C1 C0

命令1 命令- - - - 命令i 命令或數(shù)據(jù)模式

/CS

/WR

DATA C8 C7 C6 C5 C4 C3 C2 C1 C0

模式(數(shù)據(jù)和命令模式)

/CS

/WR

/DATA

命令或數(shù)據(jù)模式 地址和數(shù)據(jù) 命令或數(shù)據(jù)模式 地址和數(shù)據(jù) 命令或數(shù)據(jù)模式 地址和數(shù)據(jù)

/RD

4.6.3.5 數(shù)據(jù)和命令時(shí)序

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

17/23

www.szvinka.com

第18頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

名稱 ID 命令代碼 D/C 功能 復(fù)位

READ 110 A5A4A3A2A1A0D0D1D2D3 D 從 RAM中讀取數(shù)據(jù)

WRITE 101 A5A4A3A2A1A0D0D1D2D3 D 把數(shù)據(jù)寫入到 RAM中

READ-MODIFY-WRITE 101 A5A4A3A2A1A0D0D1D2D3 D 從 RAM中讀取和寫入數(shù)據(jù)

SYS DIS 100 0000- 0000-X C 關(guān)閉系統(tǒng)時(shí)鐘和 LCD偏置發(fā)生器 YES

SYS EN 100 0000- 0001-X C 打開系統(tǒng)時(shí)鐘

LCD OFF 100 0000- 0010-X C 關(guān)閉 LCD偏置發(fā)生器 YES

LCD ON 100 0000- 0011-X C 打開 LCD偏置發(fā)生器

TIMERS DIS 100 0000- 0100-X C 禁止時(shí)序基準(zhǔn)輸出

WDT DIS 100 0000- 0101-X C 禁止 WDT暫停標(biāo)志輸出

TIMER EN 100 0000- 0110-X C 允許時(shí)序基準(zhǔn)輸出

WDT EN 100 0000- 0111-X C 允許 WDT暫停標(biāo)志輸出

TONE OFF 100 0000- 1000-X C 關(guān)閉蜂鳴輸出 YES

TONE ON 100 0000- 1001-X C 打開蜂鳴輸出

CLR TIMER 100 0000-11XX-X C 清空時(shí)序基準(zhǔn)發(fā)生器中的內(nèi)容

CLR WDT 100 0000-111X-X C 清空 WDT中的內(nèi)容

XTAL 32k 100 0001-01XX-X C 系統(tǒng)時(shí)鐘,晶振

RC 256k 100 0001-10XX-X C 系統(tǒng)時(shí)鐘,片內(nèi) RC振蕩 YES

EXT CLK 100 0001-11XX-X C 外接時(shí)鐘

BIAS 1/2 100 0010-abX0-X C

LCD 1/2偏置設(shè)置

ab=00:2 COMS

ab=01:3 COMS

ab=10:4 COMS

BIAS 1/3 100 0010-abX1-X C

LCD 1/3偏置設(shè)置

ab=00:2 COMS

ab=01:3 COMS

ab=10:4 COMS

TONE 4k 100 010X-XXXX-X C 蜂鳴頻率輸出:4kHz

TONE 2k 100 011X-XXXX-X C 蜂鳴頻率輸出:2kHz

IRQ DIS 100 100X-0XXX-X C 禁止 IRQ輸出 YES

IRQ EN 100 100X-1XXX-X C 允許 IRQ輸出

F1 100 101X-X000-X C 時(shí)基/WDT時(shí)鐘輸出:1Hz

WDT暫停標(biāo)志:4s

F2 100 101X-X001-X C

時(shí)基/WDT時(shí)鐘輸出:2Hz

WDT暫停標(biāo)志:2s

F4 100 101X-X010-X C 時(shí)基/WDT時(shí)鐘輸出:4Hz

WDT暫停標(biāo)志:1s

F8 100 101X-X011-X C 時(shí)基/WDT時(shí)鐘輸出:8Hz

WDT暫停標(biāo)志:1/2s

F16 100 101X-X100-X C 時(shí)基/WDT時(shí)鐘輸出:16Hz

WDT暫停標(biāo)志:1/4s

F32 100 101X-X101-X C 時(shí)基/WDT時(shí)鐘輸出:32Hz

WDT暫停標(biāo)志:1/8s

F64 100 101X-X110-X C

時(shí)基/WDT時(shí)鐘輸出:64Hz

WDT暫停標(biāo)志:1/16s

F128 100 101X-X111-X C 時(shí)基/WDT時(shí)鐘輸出:128Hz

WDT暫停標(biāo)志:1/32s YES

TEST 100 1110-0000- X C 測(cè)試模式

NORMAL 100 1110-0011- X C 普通模式 YES

說明: X: 可以是0也可以是1

A5-A0: 顯示RAM 位地址址

D3-D0:4bit顯示數(shù)據(jù)

5 命令列表

說明: X: 可以是0也可以是1

A5-A0: 顯示RAM 位地址址

D3-D0:4bit顯示數(shù)據(jù)

D/C:數(shù)據(jù)/命令模式

復(fù)位:上電默認(rèn)狀態(tài)

110,101和 100是指令I(lǐng)D

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

18/23

www.szvinka.com

第19頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

VR

32.768kHz

/CS

/RD

/WR

DATA

/IRQ

OSCI

OSCO

R

MCU

PWM Out

外部時(shí)鐘

NC

1/2 or 1/3Bias,1/2,1/3 or 1/4Duty

LCD面板

VK1C21A

VDD

VLCD

BZ

COM0~COM3 SEG0~SEG31

BUZ

VDD

VDD

NC

說明:VR電阻值決定VLCD腳電壓,即LCD屏的驅(qū)動(dòng)電壓

建議VR用20K可調(diào)電阻調(diào)到顯示效果最佳,取此時(shí)阻值。

6 參考電路

/BZ

VSS

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

19/23

www.szvinka.com

第20頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

特 性 符 號(hào) 極 限 值 單 位

電源電壓 VDD -0.3~5.5 V

輸入電壓 VIN VSS-0.3~VDD+0.3 V

存貯溫度 TSTG -50~+125 ℃

工作溫度 TOTG -40~+85 ℃

7.2 直流參數(shù)

名稱 符號(hào) 最小值 典型值 最大值 單位 測(cè)試條件

VDD 條件

工作電壓 VDD 2.4 — 5.2 V — —

工作電流 IDD1

— 150 300

?A

3V 無負(fù)載/LCD打開

— 300 600 5V 片內(nèi) RC振蕩

工作電流 IDD2

— 60 120

?A

3V 無負(fù)載/LCD打開

— 100 240 5V 晶振

工作電流 IDD3

— 100 200

?A

3V 無負(fù)載/LCD打開

— 200 400 5V 外接時(shí)鐘

待機(jī)電流 ISTB

— 0.1 5

?A

3V 無負(fù)載

— 0.3 10 5V 電源關(guān)機(jī)模式

輸入低電壓 VIL

0 — 0.6 V 3V

DATA, /WR, /CS, /RD 0 — 1.0 5V

輸入高電壓 VIH

2.4 — 3.0 V 3V

DATA, /WR, /CS, /RD 4.0 — 5.0 5V

DATA, BZ, /BZ, /IRQ IOL1

0.5 1.2 — mA 3V VOL=0.3V

1.3 2.6 — 5V VOL=0.5V

DATA, BZ, /BZ IOH1

-0.4 -0.8 — mA 3V VOH=2.7V

-0.9 -1.8 — 5V VOH=4.5V

LCD公共端灌電流 IOL2

80 150 —

?A 3V VOL=0.3V

150 250 — 5V VOL=0.5V

LCD公共端拉電流 IOH2

-80 -120 —

?A 3V VOH=2.7V

-120 -200 — 5V VOH=4.5V

LCD SEG端灌電流 IOL3

60 120 —

?A 3V VOL=0.3V

120 200 — 5V VOL=0.5V

LCD SEG端拉電流 IOH3

-40 -70 —

?A 3V VOH=2.7V

-70 -100 — 5V VOH=4.5V

上拉電阻 RUP

40 80 150 kΩ 3V

DATA, /WR, /CS, /RD 30 60 100 5V

7 電氣特性

7.1 極限參數(shù)

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

20/23

www.szvinka.com

第21頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

7.3 交流參數(shù)

名稱 符號(hào) 最小值 典型值 最大值 單位 測(cè)試條件

VDD 條件

系統(tǒng)時(shí)鐘 fSYS1

— 256 — kHz 3V 片內(nèi) RC振蕩

— 256 — 5V

系統(tǒng)時(shí)鐘 fSYS2

— 32.768 — kHz 3V 晶振 — 32.768 — 5V

系統(tǒng)時(shí)鐘 fSYS3

— — — kHz 3V 外接時(shí)鐘— — — 5V

LCD頻率 fLCD1

— 80 —

Hz —

片內(nèi) RC振蕩

— 80 — 晶振

— fSYS3/1024 — 外接時(shí)鐘

LCD公共端周期 tCOM — n/ fLCD — sec — N:公共端個(gè)數(shù)

串行數(shù)據(jù)時(shí)鐘(/WR端) FCLK1

— — 150 kHz 3V 占空比周期 50% — — 300 5V

串行數(shù)據(jù)時(shí)鐘(/RD端) FCLK2

— — 75 kHz 3V 占空比周期 50% — — 150 5V

串行接口復(fù)位脈寬 tCS — 250 — ns — /CS

/WR, /RD輸入脈寬 tCLK

3.34 — —

?s 3V 寫模式

6.67 — — 讀模式

1.67 — —

?s 5V 寫模式

3.34 — — 讀模式

上升/下降時(shí)間串行數(shù)據(jù)

時(shí)寬 tr,tf — 120 — ns

3V

— 5V

數(shù)據(jù)到 /WR , /RD 時(shí)寬

的設(shè)置時(shí)間 tsu — 120 — ns

3V

— 5V

數(shù)據(jù)到 /WR , /RD 時(shí)寬

的保持時(shí)間 th — 120 — ns

3V

— 5V

/CS到/WR,/RD時(shí)寬的

設(shè)置時(shí)間 tsu1 — 100 — ns

3V

— 5V

/CS到/WR,/RD時(shí)寬的

保持時(shí)間 th1 — 100 — ns

3V

— 5V

片內(nèi) RC振蕩

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

21/23

www.szvinka.com

第22頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

February 2022 Rev. 1.1

8 封裝信息

8.1 SSOP48 (300mil) (15.9mm x 7.5mm PP=0.635mm)

MILLIMETER

SYMBOL

MIN NOM MAX

A -- -- 2.80

A1 0.20 0.30 0.40

b 0. 24 -- 0.33

b1 0.23 0.25 0.28

c

15.80 15.90 16.00

c1

D

E

E1

e 0.635BSC

h

L

L1

0. 14 -- 0.23

0.13 0.15 0.18

7.40 7.50 7.60

10.10 10.30 10.50

0. 30 -- 0.50

0. 61 -- 0.91

1.40REF

48 25

24

E E1

b

D

A

A1

e

1

h

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

22/23

www.szvinka.com

第23頁(yè)

聯(lián)系人:邱婷 TEL:18823668825 QQ:2689802003 E-mail:qt-chip@szvinka.com

No. 版本 日期 修訂內(nèi)容

1 1.0 2021-04-11 原始版本

檢查

Yes

免責(zé)說明

本著為用戶提供更好的服務(wù)的原則,永嘉微電在本手冊(cè)中給用戶提供準(zhǔn)確詳細(xì)的產(chǎn)品

信息。但由于本手冊(cè)中的內(nèi)容具有一定的時(shí)效性,永嘉微電不保證該手冊(cè)在任何時(shí)段的

時(shí)效性和適用性。永嘉微電有權(quán)對(duì)本手冊(cè)中的內(nèi)容進(jìn)行更新,恕不另行通知。為獲取最

新信息,請(qǐng)?jiān)L問永嘉微電的官方網(wǎng)站(https://www.szvinka.com)或者與永嘉微電工作人

員聯(lián)系。

February 2022 Rev. 1.1

8 歷史版本

VK1C21A

32×4 LCD顯示驅(qū)動(dòng)芯片

23/23

www.szvinka.com

1 1.1 2022-02-18 完善參數(shù) Yes

百萬用戶使用云展網(wǎng)進(jìn)行手機(jī)電子書制作,只要您有文檔,即可一鍵上傳,自動(dòng)生成鏈接和二維碼(獨(dú)立電子書),支持分享到微信和網(wǎng)站!
收藏
轉(zhuǎn)發(fā)
下載
免費(fèi)制作
其他案例
更多案例
免費(fèi)制作
x
{{item.desc}}
下載
{{item.title}}
{{toast}}